PCI-SIG が定義した64GT/sの PCIe 6.0 電気コンプライアンス基準の一部、PCI Express Card Electromechanical (CEM) 6.0 Specification と PCIe 6.0 PHY Test Specification はトランスミッター(Tx)測定、レシーバ(ーRx)測定、およびその他の電気パラメーターをどのように測定する必要があるかを詳述しています。ではRxとTx リンク・イコライゼーション・テストのセットアップと要件を見ていきましょう。
PCIe® 6.0 CEM レシーバー (Rx) テスト機器の要件
PCIe 6.0 CEM レシーバー(Rx)のコンプライアンス・テストでストレス・アイ・キャリブレーションを正確に実行するには50 GHz 以上の帯域幅を持つ高性能オシロスコープが必要です。このプロセスは GRL-PXE6-CEM-RXA ソフトウェアのような PCIe 6.0 CEM 自動化ソフトウェアを使用することで問題なく簡単に行うことができ、BERT やリアルタイムオシロスコープと使用することで機器の較正とテスト時間を効率的に短縮することができます。
Rx と Tx リンク・イコライゼーション・テストはリンクトレーニングとパターン生成を可能にする高性能のプロトコル・ビット・エラー・テスター(BERT)を使用し、被試験デバイス(DUT)を LTSSM (Link Training and Status State Machine) 内のリカバリーステートを通じて、強制的にループバックさせることができます。すべてのセットアップに使用する同軸ケーブルは適切な帯域幅で、位相が1ps 以下のスキューであることが大事です。
テスト機器:
- 帯域幅50 GHz以上の高性能オシロスコープ
- PCIe 6.0 CEM 自動化ソフトウェア(GRL-PXE6-CEM-RXA)
- プロトコル高性能BERT
- 位相整合された2.92mmまたは2.4mmケーブル
PCIe® 6.0 CEM Rx テスト・セットアップ要件
PCI-SIG Gen6 コンプライアンス・テスト・セットアップはCEMコンプライアンス・テストを実行するために使われます。このSIGコンプライアンス・テストキットは以下の商品を含みます:コンプライアンス・ロード・ボード(CLB)、コンプライアンス・ベース・ボード(CBB)、バリアブルISIボード、各種のケーブル・セット。これらのボードとケーブルはキャリブレーション、検証、後にBERTと広帯域オシロスコープを使い、PCIe Gen6 レシーバー・コンプライアンスをテストするために使われます。
テスト・セットアップ:
- PCI-SIGコンプライアンス・ロード・ボード(CLB): 較正およびホスト/システム・トポロジーのテスト用
- PCI-SIGコンプライアンス・ベース・ボード(CBB): 校正およびテスト用 アドインカードトポロジ
PCIe 6.0 標準にもっと早く準拠したいなら、弊社の PCIe コンプライアンスサービスを見てみてください。
PCIe 6.0 CEM Rx リンク・イコライゼーション・テストの参考図
PCIe 6.0 CEM Rx キャリブレーションのセットアップの例え
Gen6 コンプライアンス・テスト・フィクスチャーはテスト・トポロジーに基づいて使用されるISI チャ ネルを特定するためにENA を使用して評価されなければならないのです。PCIe 6.0 CEM レシーバー試験の前にDUT に送られるストレス・アイ・パターンの較正を完了する必要があります。最初はTP3 に対する較正である。次に以下のパラメータに従って TP2(ロングチャネル)テストポイントに行われます:
TP3キャリブレーション
- 初期プリセットQ0
- 起動振幅
- プリシュートとディエンファシス
- プリセット、RJ、SJ
TP2 (ロングチャンネル) キャリブレーション
- DM, CM
- 最終ストレス・アイ・キャリブレーション(アイ幅とアイ開度)
オートメーションが必要なパラメーターをすべて設定し、調整する時のポスト処理はSigTool for (CEM Specification)またはSeasim for (Base Specification)によってバックグラウンドで行われ、Final Stressed Eyeが検証されます。同じ手順を手動で行うことも可能ですが、パラメーター値の組み合わせや再テストを行い、完了までに数日かかってしまいます。Final Stressed Eyeの設定に変更があれば、再校正が必要になります。このため、GRL PCI Express 6.0 Receiver Test Automation Software Suite (GRL-PXE6-RXA)を使用した PCIe 6.0 ホストおよびアドインカード設計の自動化が強く推奨されています。
DUTリンクイコライゼーション、コンプライアンス試験
RxおよびTxリンク・イコライゼーション・テストは64.0GT/sで以下を含む複数のテストにわたって実施されます:
- 初期Txイコライゼーション・テスト
- Txリンク等化応答時間テスト
- Txリンク等化係数テスト
- Rxリンク等化テスト
校正と同様に試験プロセスの自動化をお勧めします。この装置は自動的に必要な設定に変え、DUTを試験自体に必要なループバックにリンクトレーニングしてくれます。
PCIe 6.0 CEM TxRxリンクのイコライゼーション・テストのセットアップ例
DUTを試験およびループバック状態に準備するために自動化ソリューションはBERTを構成し、DUTをL0状態にして、リンクトレーニングを実行し、その後リカバリーステートに入ります。リカバリーステートに入ると、DUTはLTSSMでループバック状態に入り、試験の準備が終わります。その後、1E-6 以上の FBER を達成できることを確認するために、Rx パスを介して較正されたストレスド・アイ信号を使用して、最初のビット誤り率(FBER)の測定が行われます。
PCIe 6.0 CEM Rx コンプライアンス・テストのセットアップ例
PCIe 6.0準拠のためのより良い方法がある
PCIe Gen 1.0から PCIe Gen 6.0までの仕様範囲の PCIe Base Conformanceまたは CEM Compliance 試験サービスをお探しであれば、GRL エンジニアリングチームは専門知識でお手伝いします。専門的なコンサルティングが必要な場合、お問い合わせください。